您的位置:首页 > 产品中心 > cPCI采集模块

     

    DSPEED-ADC_32CH50

     

    32通道50MSPS数据采集处理平台

产品概述:
    北京艾科瑞德科技有限公司研发的DSPEED-ADC_32CH50板,是一款基于CPCI协议的 32 通道高速数据采集板,用于同步多通道信号采集,存储,处理,传输。采样率50MSPS/65MSPS,模拟输入带宽DC~325MHz。
    板上的两片Xilinx的Virtex-4系列FPGA提供各种数据的预处理功能,包括数字下变频,抽取,滤波,FFT等功能。一片 TI公司的DSP C6455除了提供强大的数字信号处理功能外, 还外挂 512MB的 DDRII 用于大量数据存储,以及通过标准的CPCI总线与主机交互,与数据上传功能。
    板卡对外数据传输接口有两种,一种基于SRIO(Serial  RapidIO),定义在 J3 上,总带宽5Gbps。另一种是 CPCI的 J4/J5自定义 IO实现高速互连,有160根单端或 80根差分 IO,按FPDP协议传输,传输速率达到6.4GB/s。
    板卡可实现多板同步采集,扩展到更多通道。
技术指标:
板  型:6U cPCI 标准板卡
通道数:32通道,同步采样
分辨率:12bit/14bit
采样率:10MSPS~50MSPS或65MSPS
模拟带宽:DC~325MHz
模拟输入:5.5dBm(1.2Vpp)@50Ω,SMA
外时钟输入:1~7dBm@50Ω,SMA
外触发输入:3.3V LVTTL@50Ω,SMA或通过cPCI J3接口输入
有效位数(12bit ADC芯片时):
    10.5bit@10MHz,50MSPS
    9.2bit@37.5MHz,50MSPS
板载2GB DDRII-533缓存;两片XC4VSX55 FPGA;一片1GHz TMS320C6455 DSP
传输能力:
    J1:32bit、33/66MHz PCI
    J3板间SRIO:1路4×1.25Gbps
    J4自定义IO:36bit差分@800Mbps
    J5自定义IO:36bit差分@800Mbps
    J4/J5可组成80对×800Mbps差分I/O或者160根×100Mbps单端I/O
典型功耗:25W
供电要求:3A@3.3V,3A@5V,cPCI供电或独立供电
物理特性:     
    尺寸:233×160×16(mm)
    重量:600g
散热方式:风冷散热
软件支持:
    提供软件开发包,用于客户二次开发,并可根据客户应用需求,开发FPGA、DSP、主机程序。

[ 访问量: ][ 打印 ] 发布时间:2009-12-17